达盛科技
【产品分类】
分 类:
关键字:
价 格:

产品详情

EL-DSP-E300型DSP2000/5000系列实验开发系统
 
 
点击看大图
■EL-DSP-E300型DSP2000/5000系列实验开发系统
EL-DSP-E300型DSP2000/5000系列
类别: DSP实验箱
图片及文字介绍仅供参考,请以实物为准
   
产品描述  

一、适用范围:
      EL-DSP-E300型DSP实验开发系统是达盛科技在总结多年来产品开发经验的基础上推出的最新产品, 与其他产品相比,它采用四层板制作工艺,从而使得产品的性价比和系统的稳定性及抗干扰性达到最优。该产品适合《数字信号处理器原理与开发应用》等课程的实验教学以及相关课题的研究和开发。
二、结构简介:
      EL-DSP-E300型DSP实验开发系统由DSP CPU板、TFT-LCD单元、键盘输入单元、A/D转换单元、D/A转换单元、USB单元、语音单元、8路开关量输入输出和8个LED数码管显示输出单元、信号扩展单元、波形产生单元、CPLD逻辑单元、及E-lab扩展总线组成。如下图示:

EL-DSP-E300结构图

硬件资源:
      CPU板:CPU板可更换,系统支持Techv 2000/5000系列的CPU板,包括Techv-5402P、Techv-5416P、Techv-5509、Techv-2407、Techv-2812等;
      键盘单元:4X4键盘,用户可自定义键值,由CPLD软件译码控制;
      TFT-LCD单元:本单元的液晶屏采用台湾晶采光电科技股份有限公司的AM-176220JTNQW ,该款彩屏2.0英寸,具有白色LED背光显示;176 x 220点阵;26万真彩显示;支持8/9/16/18位并行接口设计,驱动芯片一般采用HX8039。本设计采用16位并行接口模式;
      A/D转换单元:A/D转换芯片采用ADI公司的AD7887。该芯片是一款高速、低功耗、12位的模数转换器,其供电电压范围为2.7V~5.25V。具有125kSPS的吞吐率,转换的信号速率可达2.5MHz。AD7887具有单/双通道两种工作模式和灵活的电源管理模式,并可通过芯片上的控制寄存器进行转换。在缺省的单通道模式中,AD7887还可作只读ADC。采用SPI串行接口与DSP连接;
      D/A转换单元:DA转换芯片采用ADI公司的AD7303。该芯片是单极性、双通道、串行、8位DA转换器,操作串行时钟最快可达30M,DA转换时间1.2μs。由CPLD软件译码对其关键信号进行控制;
      一组E-lab接口:便于用户扩展和二次开发,支持本公司的E-lab系列扩展模块,该系列模块包括通用接口模块、人机界面模块、信号变送隔离模块、执行机构模块、通信模块、传感器模块共六大类五十多种模块,完全满足本专科院校学生课程设计和毕业设计的需要;
      数字量输入输出单元:8位开关量输入,8位LED灯输出,8位输入二号孔,8位输出二号孔;
      语音单元:本单元的芯片采用TLV320AIC23,AIC23是TI推出的一款高性能的立体声音频Codec芯片,内置耳机输出放大器,支持MIC和LINE IN两种输入方式(二选一),且对输入和输出都具有可编程增益调节。可以在8K到96K的频率范围内提供16Bit、20Bit、24Bit和32Bit的采样,ADC和DAC的输出信噪比分别可以达到90dB和100Db;
      USB单元:USB接口芯片采用南京沁恒公司的CH375。CH375是一个USB总线的通用接口芯片,支持USB-HOST 主机方式和 USB-DEVICE/SLAVE 设备方式。在本地端,CH375具有8位数据总线和读、写、片选控制线以及中断输出,可以方便地挂接到DSP控制器的系统总线上。在USB 主机方式下,CH375还提供了串行通讯方式,通过串行输入、串行输出和中断输出与DSP等相连接;
      CPLD逻辑单元:该单元主要完成资源分配、译码工作。芯片采用XILINX公司的XC95144XL;
      波形产生单元:利用此单元产生一组方波及正弦波,方便用户使用;
      信号扩展单元:为方便用户使用,一些关键信号由二号孔引出。
三、实验项目:(注:具体的实验项目和配置的CPU板有关,请参阅相关CPU板说明书的实验目录)
常规实验
实验一  常用指令实验
实验二  数据存储实验
实验三  I/O实验
实验四  定时器实验
实验五  中断实验
实验六  语音处理实验
实验七  LCD实验
实验八  键盘接口实验
实验九  AD实验
实验十  DA实验
实验十一  数字图象处理实验
实验十二  二维图形生成
实验十三  USB实验
算法实验
实验一  傅立叶变换(FFT)算法实验
实验二  有限冲击响应滤波器(FIR)算法实验
实验三  无限冲击响应滤波器(IIR)算法实验
实验四  卷积(Convolve)算法实验
实验五  离散余弦变换(DCT)算法
实验六  相关(Correlation)算法
实验七  µ_LAW算法(选配)
实验八  语音编码/解码(G711编码/解码器)
实验九  DTMF(双音频)信号的产生与检测
扩展实验
基于E-lab系列模块的扩展实验(若干个)
四、成套系统配置:
名称
型号
标配
备注
DSP实验箱
EL-DSP-E300-2XX
2407/2812CPU板
必配其一
DSP实验箱
EL-DSP-E300-5XX
54XX/5509CPU板
并口型仿真器
EL-EPP-XDS510
 
必配其一
USB型仿真器
EL-USB-XDS510
 
PC机
自选
自选
必配
20M双踪示波器
自选
自选
选配
五、EL-DSP-E300实验系统可选CPU
型号
参数
Techv-2407
DSP CPU
系统周期为50ns,内部存储器:544字的DRAM、2k的SRAM和32Kx16bit的Flash,外部扩展:64Kx16bit程序存储器和64Kx16bit数据存储器,16通道10bitA/D转换,采集速率500ns,32通道独立可编程I/O,CAN总线接口,传输速率最高可达1M,标准RS232接口,在线可编程大容量CPLD。可与Techv总线板卡级连。
Techv-2812
DSP CPU
150MHz主频,内部存储器:18K的RAM和128Kx16bit的内部Flash,外部扩展:256K×16bit程序存储器和256K×16bit数据存储器,CAN总线接口,传输速率最高可达1M,标准RS232接口,56通道独立可编程I/O,在线可编程大容量CPLD。可与Techv总线板卡级连。
Techv-5509A
DSP CPU
16bit的数据总线,工作频率最高200MHz,内部存储器:128Kx16bitSRAM和32Kx16bit的ROM,16bit扩展总线EMIF接口,外部扩展:4x1Mx16bitSDRAM,64Mx8bitNANDFLash,双通道10bit /21.5KHz  A/D接口,在线可编程大容量CPLD,标准14针JTAG调试接口。可与Techv总线板卡级连。
Techv-5402P
Techv-5416P
DSP CPU
16bit的数据总线,工作频率最高160MHz,内部存储器:128Kx16bitSRAM,16Kx16bit的ROM,外部扩展:64Kx16bit数据存储器、64Kx16bi程序存储器和1Mx16bit的Flash,标准的RS232接口,在线可编程大容量CPLD,标准14针JTAG调试接口,兼容54X全系列处理器(5402、5416)。可与Techv总线板卡级连。

北京精仪达盛科技有限公司 版权所有 CopyRight © 2006-2016
京ICP备14003065号-1   京公网安备 11010802014829号 网站设计维护:北京精仪达盛科技有限公司